留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

电磁脉冲对数字信号处理器的干扰及其防护

王彦 焦红灵 车文荃 何山红 熊瑛 潘超 冯德仁

王彦, 焦红灵, 车文荃, 等. 电磁脉冲对数字信号处理器的干扰及其防护[J]. 强激光与粒子束, 2013, 25: 2173-2176. doi: 10.3788/HPLPB20132508.2173
引用本文: 王彦, 焦红灵, 车文荃, 等. 电磁脉冲对数字信号处理器的干扰及其防护[J]. 强激光与粒子束, 2013, 25: 2173-2176. doi: 10.3788/HPLPB20132508.2173
Wang Yan, Jiao Hongling, Che Wenquan, et al. Interference and protection of electromagnetic pulse to digital signal processor[J]. High Power Laser and Particle Beams, 2013, 25: 2173-2176. doi: 10.3788/HPLPB20132508.2173
Citation: Wang Yan, Jiao Hongling, Che Wenquan, et al. Interference and protection of electromagnetic pulse to digital signal processor[J]. High Power Laser and Particle Beams, 2013, 25: 2173-2176. doi: 10.3788/HPLPB20132508.2173

电磁脉冲对数字信号处理器的干扰及其防护

doi: 10.3788/HPLPB20132508.2173

Interference and protection of electromagnetic pulse to digital signal processor

  • 摘要: 为寻找有效的电磁脉冲防护加固措施,首先对电磁脉冲模拟器的干扰路径进行分析,包括数字信号处理器(DSP)与放电回路的共地耦合干扰及共网电耦合干扰,并将结构优化设计、硬件屏蔽加固措施与设置软件陷阱、开启看门狗等抗干扰措施相结合,对数字信号处理器(DSP)内核工作电压、输入/输出(I/O)端口以及显示屏等进行了干扰测试。实验结果表明,采用硬件与软件相结合的防护加固技术后,DSP主板的内核工作电压及I/O端口的干扰脉冲幅值减小,且干扰持续时间由2 s减少到400 ns,干扰脉冲获得了有效抑制。
  • 加载中
计量
  • 文章访问数:  1447
  • HTML全文浏览量:  267
  • PDF下载量:  318
  • 被引次数: 0
出版历程
  • 收稿日期:  2012-12-04
  • 修回日期:  2013-04-29
  • 刊出日期:  2013-06-19

目录

    /

    返回文章
    返回